数码之家

 找回密码
 立即注册

QQ登录

只需一步,快速开始

微信登录

微信扫一扫,快速登录

搜索
查看: 594|回复: 0

[业界] 华为麒麟1020:5nm成就每平方毫米1.713亿个晶体管

[复制链接]
发表于 2019-12-17 12:53:21 | 显示全部楼层 |阅读模式

爱科技、爱创意、爱折腾、爱极致,我们都是技术控

您需要 登录 才可以下载或查看,没有账号?立即注册 微信登录

x
稿源:快科技

高通骁龙865发布了,性能轻取安卓阵营桂冠,而善于打时间差的华为下一代麒麟旗舰也开始频繁曝料,不出意外将在明年下半年的Mate 40系列上首发。麒麟990 5G处理器采用了台积电7nm EUV工艺,集成103亿个晶体管,移动SoC中首次过百亿,芯片面积为113.31平方毫米,算下来每平方毫米大约9090万个晶体管。

华为下一代旗舰SoC据说会叫做麒麟1020,代号巴尔的摩(Baltimore),曝料称相比于麒麟990性能可提升多达50%,主要原因是CPU架构从A76跨代升级到A78,领先高通骁龙865、联发科天玑1000里使用的A77,同时标配集成5G基带。

麒麟1020几乎锁定采用台积电5nm工艺,晶体管密度自然将大大提升,最新消息称每平方毫米有望达到1.713亿个左右,对比麒麟990 5G增加了接近90%。

5nm将是台积电的又一个重要工艺节点,使用第五代FinFET晶体管技术,EUV极紫外光刻技术也扩展到10多个光刻层,并分为N5、N5P两个版本,前者相比于N7 7nm工艺性能提升15%、功耗降低30%,后者在前者基础上继续性能提升7%、功耗降低15%。

台积电目前正在试产5nm,测试芯片平均良品率高达80%,最高可超90%,预计在明年上半年投入大规模量产。


您需要登录后才可以回帖 登录 | 立即注册 微信登录

本版积分规则

APP|手机版|小黑屋|关于我们|联系我们|法律条款|技术知识分享平台

闽公网安备35020502000485号

闽ICP备2021002735号-2

GMT+8, 2025-7-22 17:50 , Processed in 0.124800 second(s), 11 queries , Redis On.

Powered by Discuz!

© 2006-2025 MyDigit.Net

快速回复 返回顶部 返回列表