数码之家

 找回密码
 立即注册
搜索
查看: 843|回复: 0

[业界] RISC-V处理器做到4096核心:22nm工艺、222平方毫米

[复制链接]
发表于 2020-8-21 08:45:34 | 显示全部楼层 |阅读模式

爱科技、爱创意、爱折腾、爱极致,我们都是技术控

您需要 登录 才可以下载或查看,没有账号?立即注册

x
稿源:快科技

x86架构之外,这两年最火爆的CPU架构,一个是ARM,另一个就是RISC-V,而且它是完全开源的,可以充分自主定制,国内也有不少企业在用,比如阿里巴巴。HotChips 2020大会上,创业公司Manticore介绍了自己的RISC-V架构处理器设计,代号“Ariane”(阿丽亚娜),竟然有多达4096个核心。

它采用了如今流行的多重小芯片(Multi-Chiplet)设计理念:

每颗芯片内整合封装四个小芯片,然后每个小芯片内部又分为四个象限(Quarant),每个象限内继续划分为32个丛簇(Cluster),每个丛簇包含8个核心,这样一颗芯片就有多达8×32×4×4=4096个核心!

同时,每个小芯片内集成27MB二级缓存、PCIe x16控制器,搭配8GB HBM2内存,而不同丛簇之间的直连带宽高达64TB/s,而不同小芯片之间也有短距离、多通道、高带宽的串行互连总线。

更神奇的是,这种处理器计划采用GlobalFoundries 22nm(22DFX)工艺制造,不算很先进,但好处是成本很低,良品率可以做到很高,而且整体芯片面积估计只有14.9×14.9=222平方毫米!

这是什么概念呢?GlobalFoundries 12nm工艺制造的AMD锐龙3000 APU(PIcasso)内核面积为210平方毫米,但只有8个CPU核心、11个GPU核心。

性能方面,号称每个小芯片的峰值浮点性能超过4TFlops,但未披露功耗指标。

Manticore表示,Ariane处理器主要面向浮点运算应用场景,比如数据分析、机器学习、科学计算等。







您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

APP|手机版|小黑屋|关于我们|联系我们|法律条款|技术知识分享平台

闽公网安备35020502000485号

闽ICP备2021002735号-2

GMT+8, 2025-5-22 12:33 , Processed in 0.202801 second(s), 11 queries , Redis On.

Powered by Discuz!

© 2006-2025 MyDigit.Net

快速回复 返回顶部 返回列表