数码之家

 找回密码
 立即注册
搜索
查看: 1004|回复: 0

[业界] 传统单个大芯片策略式微,AMD小芯片专利勾勒未来GPU小芯片设计

[复制链接]
发表于 2021-1-4 12:39:35 | 显示全部楼层 |阅读模式

爱科技、爱创意、爱折腾、爱极致,我们都是技术控

您需要 登录 才可以下载或查看,没有账号?立即注册

x
来源: 爱集微

2020年12月31日,AMD向美国专利商标局申请了一项新专利,描述了AMD未来的GPU小芯片设计。
AMD指出,传统的多GPU设计存在诸多问题(包括AMD自己的CrossFire),比如GPU编程模型不适合多路GPU,很难在多个GPU之间并行分配负载,多重GPU之间缓存内容同步极为复杂且昂贵等。
AMD认为,利用“高带宽被动交联”可以避免上述问题。即,将第一个GPU小芯片与CPU处理器直接耦合在一起,而其他GPU小芯片都通过被动交联与第一个GPU小芯片耦合,而所有的GPU小芯片都放置在同一个中介层之上。这样一来,整个GPU阵列就被视为单独一个SoC,然后划分成不同功能的子芯片。
AMD尚未公开确认是否正在进行GPU小芯片设计,但此前就有传言称,其下一代RDNA3架构就会引入小芯片设计,这份专利正提供了进一步佐证。
AMD在小芯片设计方面具有丰富经验。据此前的报道,在ISSCC 2020上,AMD强调了其Zen 2 CPU架构的许多设计创新,彼时,其就曾表示Chiplet(小芯片)的设计节省了大量的成本。
除了AMD外,NVIDIA和Intel也有类似思路。Intel Xe HP、Xe HPC高性能架构就将采取基于Tile区块的设计。NVIDIA据说会在Hopper架构上采用MCM多芯封装设计,而在那之前还有一代“Ada Lovelace”,有望上5nm工艺,并堆到多达18432个流处理器。

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

APP|手机版|小黑屋|关于我们|联系我们|法律条款|技术知识分享平台

闽公网安备35020502000485号

闽ICP备2021002735号-2

GMT+8, 2025-5-19 17:32 , Processed in 0.218401 second(s), 11 queries , Redis On.

Powered by Discuz!

© 2006-2025 MyDigit.Net

快速回复 返回顶部 返回列表