数码之家

 找回密码
 立即注册

QQ登录

只需一步,快速开始

微信登录

微信扫一扫,快速登录

搜索
查看: 760|回复: 0

[业界] 英特尔Tiger Lake处理器架构大改:L2缓存增加,类似HEDT CPU

[复制链接]
发表于 2019-12-2 08:17:45 | 显示全部楼层 |阅读模式

爱科技、爱创意、爱折腾、爱极致,我们都是技术控

您需要 登录 才可以下载或查看,没有账号?立即注册 微信登录

x
来源:IT之家

根据WCCFTECH的报道,早在Skylake微架构发布时,英特尔就开始在HEDT系列处理器中调整其CPU的缓存结构。现在根据Geekbench的说法,英特尔即将发布的10nm Tiger Lake移动处理器也将进行类似的缓存结构调整。

据介绍,在Skylake-X的HEDT处理器中,英特尔减少了L3缓存而增加了低延迟的L2缓存。在Tiger Lake-Y系列处理器中,英特尔可能会在L1、L2和L3缓存上带来全面改进。以前,移动和桌面CPU采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动CPU的效率。

根据Geekbench的数据,Tiger Lake-Y 有4个核心和8个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,280KB的L2缓存,L2缓存总量达到了5,120KB,相比前代实现了400%的提升,除此之外L3高速缓存也总共增加了12MB。

在L1高速缓存方面,英特尔已经将L1指令高速缓存的大小提高到了48KB,但是L1数据高速缓存仍然是32KB。外媒预测,Tiger Lake有望带来PCIe 4.0新特性和Intel Xe 核显。


您需要登录后才可以回帖 登录 | 立即注册 微信登录

本版积分规则

APP|手机版|小黑屋|关于我们|联系我们|法律条款|技术知识分享平台

闽公网安备35020502000485号

闽ICP备2021002735号-2

GMT+8, 2025-8-3 05:09 , Processed in 0.171600 second(s), 9 queries , Redis On.

Powered by Discuz!

© 2006-2025 MyDigit.Net

快速回复 返回顶部 返回列表