爱科技、爱创意、爱折腾、爱极致,我们都是技术控
您需要 登录 才可以下载或查看,没有账号?立即注册
x
来源: EEWORLD
根据最新的两年一次的威尔逊研究小组功能验证研究(Wilson Research Group Functional Verification),如今近四分之一的设计都采用了开源RISC-V技术。
由西门子数字工业软件(Siemens Digital Industries Software)委托进行的2020年双盲研究发现,在ASIC和FPGA领域中,有23%的项目至少集成了一个RISC-V处理器。
其中最感兴趣的国家是印度。西门子 Mentor 验证部门的首席科学家Harry Foster表示,这虽然与预期相符,但规模却着实令人惊讶,这是该研究报告首次包括RISC-V问题。
图1.区域的RISC-V活力(Wilson Research Group / Siemens)
“我们主要调查的是围绕CPU,加速器的大多数活动,因此很多细分市场才刚刚开始,但是在接下来的几年中进行持续监控将很有趣,我认为我们将看到更多增长。”Foster说。
该研究的设计目标结果如图2所示。这表明汽车和宇航军工是快速增长的下一个候选对象。
图2.按细分市场划分的RISC-V活动(Wilson Research Group / Siemens)
RISC-V的采用相对缓慢(至少在设计基础架构社区的某些人看来),但在过去两年中取得了飞速发展。构建更多支持该技术的工具是今年DAC会议的主题之一。
值得注意的是,该研究在六月/七月期间收集了反馈,因此它引用的许多RISC-V设计仍有待推向市场。因此,可能没有捕获到某些活动。
威尔逊联系了1,492位设计师,今年芯片设计正在从北美开始向外部迅速转移,疫情在夏季初对地区产生了最严重的影响。中国新兴市场的高度分散的特征也使得很难把握那里的设计趋势,并且有传闻表明,中国本土的RISC-V设计活动迅速增长(可能反映了对使用Arm竞争对手技术的担忧)。
|